- HOME
- interface jinnianhui金年会
- Int金年会官网入口在线登录网址faceV-by-One®
- 金年会官方登录CV220
金年会官方登录CV220
- Int金年会官网入口在线登录网址faceV-by-One®
- 金年会官方登录CV215
- 金年会官方登录CV217
- 金年会官方登录CV219
- 金年会官方登录CV231
- 金年会官方登录CV233
- 金年会官方登录CV235
- 金年会官方登录CV241A
- 金年会官方登录CV241A-P
- 金年会官方登录CV243
- 金年会官方登录CV333-Q
- 金年会官方登录CV353-Q
- 金年会官方登录CV216
- 金年会官方登录CV218
- 金年会官方登录CV220
- 金年会官方登录CV226
- 金年会官方登录CV234
- 金年会官方登录CV236
- 金年会官方登录CV242
- 金年会官方登录CV242A
- 金年会官方登录CV242A-P
- 金年会官方登录CV244A
- 金年会官方登录CV244A-QP
- 金年会官方登录CV334-Q
- 金年会官方登录CV2911B
- 金年会官方登录CV2712
- 金年会官方登录CV2712
InterfaceInt金年会官网入口在线登录网址faceV-by-One®金年会官方登录CV220
Overview
金年会官方登录e 金年会官方登录CV220 is designed to support video data convert V-by-One®HS input signals into 32bits LVCMOS. It has one high-speed data lane and, effective maximum serial data rate is 3.0Gbps/lane up to 720p/60Hz/30bit colors.
- V-by-One®HS to LVCMOS Conversion
- V-by-One®HS input
3.75Gbps(effective rate 3.0Gbps)/lane - LVCMOS output
32bits/clock - Power Supply:2.5V to 3.3V
- Package:QFN64
- Operating temp.:-40 to 85℃
- AEC-Q100 ESD 金年会官方登录tection
- Recommended Tx:
InterfaceV-by-One®
InterfaceV-by-One®
V-by-One®HSInput | LVCMOS Output | LVCMOS Output Clock Frequency |
---|---|---|
1Lane | 24bit | 10MHz to 125MHz |
1Lane | 32bit | 7.5MHz to 93MHz |
Go to FAQ for this 金年会官方登录
Download documents
-
Data Sheet
-
Design Guide
-
Evaluation Board