- HOME
- 製品紹介 / jinnianhui金年会タフェース
- LVDS
- jinnianhui金年会C63LVD1027
jinnianhui金年会C63LVD1027
- LVDS
- jinnianhui金年会C63LVDM83D
- jinnianhui金年会C63LVDM83D-Z
- jinnianhui金年会C63LVDM83E
- jinnianhui金年会C63LVDM87
- jinnianhui金年会C63LVD823B
- jinnianhui金年会C63LVD827
- jinnianhui金年会C63LVD827-Z
- jinnianhui金年会C63LVD103D
- jinnianhui金年会C63LVD1023B
- jinnianhui金年会C63LVDF84B
- jinnianhui金年会C63LVDF84C
- jinnianhui金年会C63LVDR84B
- jinnianhui金年会C63LVDR84C
- jinnianhui金年会C63LVD104C
- jinnianhui金年会C63LVD1022
- jinnianhui金年会C63LVD1024
- jinnianhui金年会C63LVD1027
- jinnianhui金年会C63LVD1027
- jinnianhui金年会C63LVD1027D
- jinnianhui金年会C63LVD1027D
jinnianhui金年会タフェースLVDSjinnianhui金年会C63LVD1027
概要
1080p/UXGAに対応し、信号波形整形/MUX-DEMUX/データ分配 用途に開発されたDual Pixel Link LVDS リピータICです。
LVDS I/FのSoC化が進み、かつ伝送線路の延長が求められる中、信号波形のクオリティが要求に届かない場合、望ましい信号波形へと整形し直すことが可能。画像の複製あるいは信号線の削減といった用途でも活用可。
- 5ch LVDS 2port (Dual Pixel Link)入力
35bit/画素
170M画素/秒(クロック周波数20-135MHz)
±480ps@75MHzのCh間スキュー・マージン
フェイルセーフ機能 - 5ch LVDS 2port (Dual Pixel Link)出力
35bit/画素
170M画素/秒(クロック周波数20-85MHz)
EMIを抑制する小振幅出力モード - MUX/DEMUX機能
例)SXGA60Hz,108Mpps
1port(108MHz)→2port(54MHz) - データ分配(複製)機能
- 電源電圧:3.3V
- パッケージ:TSSOP64(Exposed Pad)
- 動作温度範囲:-40 to 85℃
本製品に関する技術的なFAQはこちら
資料ダウンロード
-
データシート
-
デザjinnianhui金年会ガイド
-
評価ボード