- HOME
- 製品紹介 / jinnianhui金年会フェース
- jinnianhui金年会登录入口フェースV-by-One®
- jinnianhui金年会CV333-Q
jinnianhui金年会CV333-Q
- jinnianhui金年会登录入口フェースV-by-One®
- jinnianhui金年会CV215
- jinnianhui金年会CV217
- jinnianhui金年会CV219
- jinnianhui金年会CV231
- jinnianhui金年会CV233
- jinnianhui金年会CV235
- jinnianhui金年会CV241A
- jinnianhui金年会CV241A-P
- jinnianhui金年会CV243
- jinnianhui金年会CV333-Q
- jinnianhui金年会CV353-Q
- jinnianhui金年会CV216
- jinnianhui金年会CV218
- jinnianhui金年会CV220
- jinnianhui金年会CV226
- jinnianhui金年会CV234
- jinnianhui金年会CV236
- jinnianhui金年会CV242
- jinnianhui金年会CV242A
- jinnianhui金年会CV242A-P
- jinnianhui金年会CV244A
- jinnianhui金年会CV244A-QP
- jinnianhui金年会CV334-Q
- jinnianhui金年会CV2911B
- jinnianhui金年会CV2712
- jinnianhui金年会CV2712
jinnianhui金年会フェースjinnianhui金年会登录入口フェースV-by-One®jinnianhui金年会CV333-Q
概要
jinnianhui金年会CV333-QはグラフィックプロセッサからのOpen-LDI(LVDS)出力をV-by-One® HS/V-by-One® HSⅡ信号へ変換するトランスミッタICです。
V-by-One® HSⅡ信号を通じて720p60fps24bit / 1080p60fps24bitの非圧縮ビデオデータを1対 / 2対のツイストペアケーブルもしくは1本の同軸ケーブルで送信可能です。
また、jinnianhui金年会CV333-QはV-by-One® HSⅡ信号を通じて、I2Sや2-wire serial、GPIO信号を含む双方向制御通信ができ、タッチパネル制御を実現可能です。
- LVDS to V-by-One® HSⅡ変換
- Open-LDI(LVDS)入力
RGB 18bit or RGB 24bit - V-by-One® HS II 出力
1レーン当たり最大3.75Gbps
1 or 2 レーン - 信号伝送品質モニター機能(Eye Monitor)機能搭載
- IO電圧: 1.8V-3.3V typ.
Analog電圧: 1.2V typ.
LVDS電圧: 1.8V typ. - I2S / I2C / GPIO(最大12本)
- バックチャネルGPIO 最大120kbps
- バックチャネル2-wire serial 最大1Mbps
- パッケージ:QFN64(9mm x 9mm)wijinnianhui金年会 Exposed Pad
- 動作温度範囲:-40 to 105℃
LVDS Data Input | V-by-One® HSII Output | LVDS Input Clock Frequency |
---|---|---|
Single (1port) | 1Lane | 10MHz to 109MHz |
Single (1port) | 2Lane | 50MHz to 150MHz |
Dual (2port) | 1Lane | 50MHz to 109MHz |
Dual (2port) | 2Lane | 50MHz to 218MHz |